技术分享

一种捷变频宽带微波频率合成器的设计

2025-12-09

杜 勇,李光灿,廖海黔 ( 贵州航天计量测试技术研究所 5 室,贵州 贵阳 550009)

 摘 要 针对当前多数宽带捷变频频率综合器电路结构复杂、成本高等缺点,文中通过将高参考时钟的 DDS 倍频后 与宽环路带宽、高鉴相频率的锁相环电路上变频,再通过滤波器组件输出的频率合成方式,实现了频率范围覆盖 8 ~ 12 GHz 的宽带捷变频频率综合器。采用该方案实现的宽带微波频率合成器,具有电路结构简洁、频率切换时间短、频率分 辨率高、高杂波抑制度及小型化等优点。通过测试数据表明,该频率源频率达到切换时间 < 5 μs,相位噪声优于 - 100dBc /Hz@ 10kHz,杂波抑制优于 - 63 dBc 的优良指标。

关键词 捷变频; 宽带; 频率合成器 

中图分类号 TN74 文献标识码 A 文章编号 1007 - 7820(2017)07 - 133 - 04

Design on Frequency - Agile Wide Band Microwave Synthesizer

DU Yong,LI Guangcan,LIAO Haiqian(No. 5 Research Room,Guizhou Aerospace Institute of Measuring and Testing Technology,Guiyang 55009,China )

Abstract Contrapose the disadvantages of complex structure and high cost in most of wideband,frequency agile synthesizer,a frequency agile synthesizer with 8 ~ 12 GHz bandwidth is proposed in the paper. The synthesizer is realized by mixing the output of a multiplier and the output of a PLL with wide loop bandwidth and high phase - detect frequency,and then filtering by a filter module. The input of the multiplier is the output of the DDS with high reference. The synthesizer has the advantages of simple structure,short frequency switching time,high frequency resolution,high suppression and miniaturization. It is shown in the test results that the frequency switching time is less than 5μs,Phnase Nosise is lower than - 100 dBc /Hz@ 10 kHz,and the suppression is lower than - 63 dBc.

Keywords frequency - agile; wide band; frequency synthesizer

    微波频率合成器正朝着捷变频、小型化、多功能的 趋势发展。频率快捷变是微波频率合成器的一项核心 技术指标[1 - 3],同时也是设计难点。宽带捷变频频率 合成器通常采用直接频率合成技术[4]( DS) 、直接数字 频率 合 成[5 - 9] ( DDS ) 或者两者相结合的方式实 现[10 - 11]。然而,采用些频率合成方式实现的宽带捷变 频频率合成器结构复杂,难以实现低成本及小型化。

    本文采用将高参考时钟 DDS 与高鉴相频率、宽环 路带宽锁相环电路相结合的方式。实现了频率范围覆 盖 8 ~ 12 GHz 的宽带捷变频频率合成器。该方案充分 发挥了 DDS 输出频率切换时间快和锁相环电路结构 简单的优势[12 - 13],较好的实现了频率合成器的输出带 宽、频率切换时间、相位噪声、杂散抑制等技术指标与结构复杂程度和实现成本间的平衡。该频率合成方法 对低成本、小型化宽带捷变频频率综合器的设计具有 较好的参考价值。

image.png

图1 频率合成方案原理框图

从图 1 可知,DDS 倍频后输出 2 ~ 3 GHz 的基带信 号,将其作为中频信号与锁相环电路产生的 11 ~ 14 GHz 的本振信号上变频,通过滤波组件取其下边带,即可实现频率覆盖 8 ~ 12 GHz 的信号输出。

图 1 中,DDS 的参考时钟高达 3. 5 GHz。根 据 DDS 的工作原理,将 DDS 的参考时钟提高,可以在扩 展其输出带宽的同时提高信号的杂散抑制水平。因 此,将高参考时钟的 DDS 输出信号倍频后,可获得低 杂散的宽带信号。

为达到扩频以及频段提升目的,将 DDS 倍频后的 输出信号与锁相环电路输出的可变本振信号进行上变 频。然而,由于锁相环电路的闭环反馈特性,存在频率 切换时间长的缺陷。为实现本振信号的快捷变,将锁 相环电路的参考信号提高至 500 MHz。通过提高锁相 环电路的参考频率,可降低环路分频比从而提升相位 噪声指标,最重要的是可将宽路滤波器的环路带宽增 加,使本振信号的频率切换时间大幅缩短,从而实现全 频段频率捷变。

2 关键技术指标分析 

2. 1 频率切换时间分析

在图 1 的频率合成原理框图中,产生本振的锁相 环电路频率间隔为 1 GHz。当本振频率保持时,频率 合成器在 1 GHz 带宽内的频率间隙由 DDS 输出信号 填补,其频率切换时间受 DDS 频率控制字传送时间 t1,DDS 接收频率控制指令到输出信号的时间 t2,S 波 段开关滤波组件中开关响应时间 t4 的影响[14]。

在本方案中,DDS 采用并行控制方式,控制单元时 钟为 100 MHz,因此,DDS 频率控制字发送时间 t1 = 10 ns。

根据所用 DDS 的技术资料可知,DDS 接收到频率 控制指令到 DDS 输出信号的时间约为 324 个时钟周 期,因 DDS 的参考时钟为 3. 5 GHz,可得计算得到 t2 = 92. 5 ns。

S波段开关滤波组件以及 X 波段开关滤波组件采 用微波开关为固体电子开关实现通道切换,通道切换 典型时间 t3 = 60 ns。

由于微波信号传输路径上延时可以忽略不计,因 此可以得到在本振频率保持不变时,输出信号的频率 切换时间

image.png由式( 1) 可得,thold = 102. 5 ns。

当频率合成器输出频率的本振信号切换时,输出 信号的频率切换时间由锁相环电路的频率切换时间决 定。频率合成器的环路带宽设计为 2 MHz,阶数为两 阶。锁相环频率切换时间可由式( 2) 计算得出

image.png式中,thop表示频率切换时间; ωc 表示环路滤波器的带 宽; Δf 表示频率间隔; α 表示频率相对误差; f1 表示初 始频点。

由于输出信号的起始频率 f1 = 11 GHz; 最大频率 间隔为 Δf = 3 GHz; 环路带宽约为 ωc = 2 MHz; 设定α = 1 × 10 - 6 ,将各参数代入式( 2) 可得 thop≈2 μs。

通过以上分析可知,方案中的频率合成器在本振 频率保持不变时,频率切换时间约为 102. 5 ns,当本振 信号改变时,频率切换时间理论值约为 2 μs。

2. 2 杂散抑制分析

本方案中,信号输出杂散主要有 3 个来源: 一是 DDS 自身输出杂散; 二是 DDS 输出信号倍频后产生的 谐波; 三是混频过程中落入滤波器通带内的交调杂散。

首先,DDS 自身杂散主要受相位截断误差,幅度截 断误差,数模转换器( DAC) 非线性等因数的影响[15]。 其中占主导因数的是 DAC 的非线性效应。由于 DAC 非线性的存在,使得输出信号与参考信号产生互调频 率分量,形成 DDS 自身的主要杂散。这些杂散分量可 以表示为image.png式中,f 表示杂散频率分量; fs 表示 DDS 参考时钟频 率; fout表示输出信号频率; m,n 表示阶数。阶数 m 和 n 越大,杂散分量则越小。由于 DDS 倍频前输出信号频 率范围为 500 ~ 750 MHz,故 m = 1,当 n 分别为 5,6,7 时杂散分量将落入滤波器带内无法滤除。根据技术手 册提供的数据预测,该杂散优于 - 75 dBc。

DDS 输出信号倍频后,杂散恶化可由式( 3) 计算 得到image.png式中,Pspur2表示倍频后的杂散抑制度; Pspur1表示倍频前 的杂散抑制度; N 表示倍频次数。

DDS 倍频次数为 4,因此,DDS 输出 4 倍频后得到 的 2 ~ 3 GHz 信号带内杂散抑制度优于 - 63 dBc。

DDS 倍频后谐波行成的杂散主要由 S 波段开关滤 波器组件进行抑制。经 4 倍频电路后,倍频器输出对 各谐波分量的抑制度优于 - 15 dBc。而方案中采用的 带通滤波器在各谐波分量处的抑制优于 - 50 dBc。因 此,倍频后的信号经带通滤波器,可将 DDS 输出谐波 形成的杂散抑制控制在 - 65 dBc。

最终输出的 8 ~ 12 GHz 信号为锁相环电路输出的 本振信号 L0 与 DDS 倍频后形成的中频 上混频的下边 带信号,其余交调分量将形成杂散信号。由于本振信 号频率范围为 11 ~ 14 GHz,而中频范围为 2 ~ 3 GHz。 由该频率关系可知,8 ~ 12 GHz 信号的带内交调杂散 主要由中频信号的 3 次和 4 次谐波分量构成,其余低阶交调分量则远离滤波器组件的通带。通过保证本振 信号功率,使混频器工作于线性区域,同时降低中频信 号功率,可将落入带内杂散分量降至较低水平,根据混 频器的技术参数,带内杂散可控制在 - 65 dBc 内。带 外杂散主要为其余交调分量以及本振信号的泄露,通 过带外抑制为 - 50 dBc 的开关滤波组件,容易将带外 杂散控制在 - 65 dBc 内。

综上分析,输出信号的杂散抑制主要来源于 DDS 自身,约为 - 63 dBc。

3 测试数据

3. 1 频率切换时间测试

根据图 1 的频率合成方案完成了频率合成器的研 制。通过上述分析可知,由最低频点 8 GHz 切换至最 高频点 12 GHz 所需的时间为频率切换最长时间。

由于设备测试能力限制,无法在微波频段直接测 试频率切换时间,从而采用如图 2 所示的测试方法进 行频率切换时间测试。其主要思路是将微波信号通过 混频和分频的方式降低至示波器可测试的范围,在时 域进行频率切换时间的测试,图 3 为测试结果。

image.png

图 2 本振切换时间测试方法

image.png

从图 3 的测试结果可知,该宽带频率合成器最长 频率切换时间约为 4. 5 μs,与理论值存在一定的差距, 这与未考虑环路滤波器运算放大器响应速度以及测试 电路的延时等因素有关,但就锁相环频率切换时间而 言,已达到较高水平。

3. 2 相位噪声以及杂散抑制测试

采用 FSUP26 信号分析仪对频率合成器的输出信 号相位噪声以及杂散抑制度进行测试。其中杂散抑制 的典型值如图 4 的测试曲线所示,相位噪声如图 5 的 测试曲线所示。由测试曲线可知,宽带微波频率合成 器相位噪声测试值约为 - 100 dBc /Hz@ 10 kHz,杂散 抑制度测试值约为 - 63. 4 dBc,达到预期设计目的。

image.png

4 结束语

本文采用高参考时钟 DDS 与高鉴相频率、宽环路 带宽锁相环电路相结合的方式,实现了频率范围覆盖 8 ~ 12 GHz 的宽带捷变频频率综合器,以简单的电路 结构较好实现了宽带捷变频频率综合器各项核心技术 指标与复杂程度间的平衡。

通过对设计方案的工程实现,并对相关参数进行 了测试。该频率合成器频率切换时间小于 5 μs,杂散 抑制优于 - 63 dBc,相位噪声优于 - 100 dBc /Hz@ 10 kHz。达到了预期的设计目的,证明了该频率合成设 计方案的可行性。

参考文献 

[1] 郝凤玉,宁娜. Ku 波段小型化低相噪捷变频频率综合器 研制[J]. 四川兵工学报,2014,35( 9) : 99 - 101. 

[2] 厉家骏,张福洪,陆家明. 一种捷变频锁相环设计研究 [J]. 通信技术,2015,48( 10) : 1192 - 1195. 

[3] 庞遵林,郭锐. 一种用于高速锁相环的整数分频器设计 [J]. 电子科技,2015,28( 6) : 104 - 107.

[4] 赖寒昱,李光灿,杜勇. 基于 ADS 仿真的梳状谱发生器的 设计与实现[J]. 电子科技,2014,27( 7) : 84 - 86. 

[5] 张雷雨田. DDS 带内杂散对比分析及优化方法[J]. 电子 科技,2016,29( 6) : 79 - 81. 

[6] 张铮,胡婷. 基于 AD9854 的多功能高精度 DDS 信号源设 计[J]. 电子科技,2017,30( 3) : 182 - 184. 

[7] 武志敏. DDS 激励 PLL 方式的频率合成器设计[J]. 科技 与创新,2016( 11) : 120 - 121.

[8] 刘兴,杜勇. 捷变频频率合成器的研究和设计[J]. 电子世 界,2015( 24) : 74 - 76. 

[9] 李倩. AD9910 在雷达信号源中的应用[J]. 四川兵工学 报,2013( 7) : 19 - 21. 

[10]刘林,田进军,刘朝辉. 基于 DDS 和直接频率合成技术的 超宽带捷变频源的设计与实现[J]. 兵工学报,2010,31 ( 12) : 1648 - 1652. 

[11]陈研,陈立群. 基于 DDS 的宽带捷变频综的设计及其应用 [J]. 中国电子科学研究院学报,2010,5( 4) : 423 - 429. 

[12]段金杰,蔡婷,窦彦军,等. PLL 频率合成器设计与实现 [J]. 电子世界,2016( 5) : 71 - 72. 

[13]赵秋明,肖龙,许丰灵,等. 基于锁相环技术的 UHF 频段宽 带频率源设计[J]. 电子器件,2016,39( 4) : 898 - 902. 

[14]白居宪. 低噪声频率合成[M]. 西安: 西安交通大学出版 社,1994. 

[15]白居宪. 直接数字频率合成[M]. 西安: 西安交通大学出 版社,2007.

E-mail

info@logicrf.com

support@logicrf.com

E-mail

Wechat

Wechat
Back Top